|
12345678910111213141516171819202122232425262728293031323334353637 |
- `include "test.sv"
-
- module top;
-
- reg clk;
-
- counter_if intf(clk);
-
- counter DUV( .clk(clk),
- .rst(intf.rst),
- .load(intf.load),
- .updown(intf.updown),
- .data(intf.data),
- .data_out(intf.data_out));
-
- bind DUV counter_assertion C_A( .clk(clk),
- .rst(intf.rst),
- .load(intf.load),
- .updown(intf.updown),
- .data(intf.data),
- .count(intf.data_out));
-
- test test_h;
-
- initial
- begin
- test_h = new(intf, intf, intf);
- test_h.build_and_run();
- end
-
- initial
- begin
- clk = 0;
- forever #10 clk = ~clk;
- end
-
- endmodule: top
|