Compare commits
15 Commits
9ffb72cf97
...
17f361ea12
Author | SHA1 | Date | |
---|---|---|---|
17f361ea12 | |||
730cc895b1 | |||
019dc2868e | |||
b30efd039d | |||
ecd6f16dbe | |||
6a72019f25 | |||
53868c67fd | |||
6ab278694e | |||
026899b930 | |||
c93bdaf629 | |||
1be3ce1cea | |||
4b0451fc63 | |||
20f8e707bd | |||
6b874ba5c7 | |||
b8d834144b |
@ -3,8 +3,6 @@ input wire clk12M,
|
|||||||
input wire rst,
|
input wire rst,
|
||||||
input wire [7:0] data_input,
|
input wire [7:0] data_input,
|
||||||
input wire data_valid,
|
input wire data_valid,
|
||||||
output reg REDn,
|
|
||||||
output reg GRNn,
|
|
||||||
output reg RED,
|
output reg RED,
|
||||||
output reg GRN,
|
output reg GRN,
|
||||||
output reg alarm
|
output reg alarm
|
||||||
@ -12,7 +10,8 @@ output reg alarm
|
|||||||
|
|
||||||
wire red_pwm;
|
wire red_pwm;
|
||||||
wire grn_pwm;
|
wire grn_pwm;
|
||||||
|
reg REDn;
|
||||||
|
reg GRNn;
|
||||||
defparam U1.on_hi = 2'b10;
|
defparam U1.on_hi = 2'b10;
|
||||||
defparam U1.on_lo = 2'b01;
|
defparam U1.on_lo = 2'b01;
|
||||||
defparam U1.off = 2'b00;
|
defparam U1.off = 2'b00;
|
||||||
|
57
Top/Top.sv
Normal file
57
Top/Top.sv
Normal file
@ -0,0 +1,57 @@
|
|||||||
|
`include "../spi_interface.v"
|
||||||
|
`include "../fsm/Fsm.sv"
|
||||||
|
`include "../Bus_if/Bus_if.sv"
|
||||||
|
`include "../timer_port/timer_top.sv"
|
||||||
|
|
||||||
|
module Top(
|
||||||
|
input wire clk,
|
||||||
|
input wire rst,
|
||||||
|
input wire endOfConv,
|
||||||
|
output wire LEDg,
|
||||||
|
output wire LEDr,
|
||||||
|
output wire AlarmAmpel
|
||||||
|
);
|
||||||
|
// Bus (Interface)
|
||||||
|
Bus_if bus(.clk(clk));
|
||||||
|
// SPI Interface
|
||||||
|
// FSM
|
||||||
|
Fsm fsm(
|
||||||
|
.clk(clk),
|
||||||
|
.inAlarmAmpel(bus.AlarmAmpel),
|
||||||
|
.inDataValid(bus.DataValid),
|
||||||
|
.inTasteAktiv(bus.TasteAktiv),
|
||||||
|
.outAlarm_R(bus.Alarm_R),
|
||||||
|
.outSendData(bus.SendData),
|
||||||
|
.outTimerEN(bus.TimerEN)
|
||||||
|
);
|
||||||
|
// Parallelport
|
||||||
|
parallelport parallelport1 (
|
||||||
|
.inClk(clk),
|
||||||
|
.inTimerMeas(bus.TimerMeas),
|
||||||
|
.inEndOfConv(endOfConv),
|
||||||
|
.inData(bus.Data),
|
||||||
|
.outDataValid(bus.DataValid),
|
||||||
|
.outData(bus.Data)
|
||||||
|
);
|
||||||
|
// FRAM-Controller
|
||||||
|
// Timer
|
||||||
|
timer timer1 (
|
||||||
|
.inClk(clk),
|
||||||
|
.inTaste(bus.Taste),
|
||||||
|
.inEN(bus.TimerEN),
|
||||||
|
.outReadTemp(bus.ReadTemp),
|
||||||
|
.outTasteAktiv(bus.TasteAktiv)
|
||||||
|
);
|
||||||
|
// Ampelsteuerung
|
||||||
|
led_top ampelsteuerung (
|
||||||
|
.clk12M(clk),
|
||||||
|
.rst(rst),
|
||||||
|
.data_input(bus.Data),
|
||||||
|
.data_valid(bus.DataValid),
|
||||||
|
.RED(LEDr),
|
||||||
|
.GRN(LEDg),
|
||||||
|
.alarm(bus.AlarmAmpel)
|
||||||
|
);
|
||||||
|
|
||||||
|
assign AlarmAmpel = bus.AlarmAmpel;
|
||||||
|
endmodule
|
5
Top/tb_Top.sv
Normal file
5
Top/tb_Top.sv
Normal file
@ -0,0 +1,5 @@
|
|||||||
|
`include "Top.sv"
|
||||||
|
|
||||||
|
module tb_Top;
|
||||||
|
|
||||||
|
endmodule
|
Loading…
x
Reference in New Issue
Block a user